目录



在线串行编程 (ICSP™) 指令集

3



#### 1 PIC16F LF722A 723A高性能 RISC CPU

#### 高性能 RISC CPU:

- 只有35 条指令:除跳转指令外所有的指令都是单周期
- 工作速度:
- DC-振荡器/时钟的输入频率为 20 MHz
- DC—指令周期为 200 ns (1:4)
- 4Kx14位闪存程序存储器(编程保护,擦写1000次,数据保持时间>40年)
- 192 字节的数据存储器 (RAM)
- 中断功能
- 8 级深硬件堆栈
- 直接、间接和相对寻址模式

#### • 处理器对程序存储器的读访问

### 1 PIC16F LF722A 723A特性

#### 高精度内部振荡器:

- 16 MHz 或 500 kHz 工作频率
- 出厂时校准为 ±1% (典型值)
- 软件可调
- 软件可选择 ÷1、 ÷2、 ÷4 或 ÷8 分频器
- 1.8V-5.5V 工作电压 ——PIC16F722A/723A
- 1.8V-3.6V 工作电压 ——PIC16LF722A/723A
- 上电复位 (Power-on Reset, POR)、上电延时时器 (Power-up Timer, PWRT) 和振荡器起振定时器 (Oscillator Start-up Timer, OST)
- 欠压复位 (Brown-out Reset, BOR):
- 可在 2 个跳变点之间进行选择
- 可选择在休眠模式下禁止

MCU (Microcontroller Unit) 也是一种微处理器芯片,它集成了处理器核心、存储器、输入/输出接口、时钟电路和其他外设,可以实现单片机的功 能。MCU具有体积小、功耗低、成本低等优点,广泛应用于电子产品中,如 家电、智能手机、电动工具等。

PIC (Peripheral Interface Controller)是一种微处理器芯片,由 Microchip Technology公司生产。它是一种嵌入式控制器,具有低功耗、高 性能、易于编程等特点,广泛应用于自动化、控制、通信等方面。

PIC MCU

以PIC16F LF722A 723A为例

5

6

2020/6/8





## 程序存储器分页

数据存储器构成

### 数据存储器构成

- 所有器件都能够对程序存储器的连续8K 字存储区进行寻址。
- CALL 和GOTO 指令只提供11 位地址,以允许在任何2K 程序存储器页面内 跳转。执行CALL 或GOTO 指令时,地址的高2 位由PCLATH(4:3) 提供。执 行CALL或GOTO指令时,用户必须确保对页面选择位进行编程,以便对所需 程序存储器页面进行寻址。如果从CALL 指令执行返回(或中断),整个13 位PC 弹出堆栈。因此, RETURN 指令不需要对PCLATH(4:3) 位进行操作, 该指令将从堆栈弹出地址。
- 数据存储器可划分为多个存储区,包含通用寄存器(General Purpose Register, GPR) 和特殊功能寄存器 (Special Function Register, SFR)
- RP1 RP0(存储区选择位):00=Bank0,01=Bank1,10=Bank2,11=Bank3
- 每个存储区可以最大扩展到7Fh (128 字节)。每个存储区的低地址单元 保留用于特殊功能寄存器。特殊功能寄存器的上方是通用寄存器,实现为 静态RAM。所有实现的存储区都包含特殊功能寄存器。一些常用的特殊功能 寄存器可从一个存储区镜像到另一个存储区,以缩减代码,加快访问速度
- 通用寄存器

A jé x dj

PIC16F/LF722A 为128 x 8 位, PIC16F/LF723A 为192 x 8 位。每个寄存器可 直接访问,或通过选择寄存器(File Select Register, FSR)间接访问

ADCON1 95h 通用寄存数 32.23 地形容存取 16 7 形 **机建筑作业**集团 NEWS // 位 化建物作作權 **国技** - 未实现数据存储单元、设为 0。 - 非物理符存器。

21

2020/6/8 80C51 时钟电路、工作时序、工作方式

2020/6/8

19

80C51 时钟电路、工作时序、工作方式

20

A JE & A

2020/6/8

### 间接寻址、INDF 和FSR 寄存器

- INDF 寄存器不是物理寄存器。对INDF 寄存器寻址将导致间接寻址。
- 间接寻址可以通过使用INDF 寄存器来实现。使用INDF寄存器的所有指令实 际上都访问选择寄存器 (FSR) 所指向的数据。读取INDF 自身会间接产生 00h。写入INDF 寄存器会间接导致不执行任何操作(尽管可能会影响状态 位)。有效的9 位地址通过将8 位FSR 寄存器和STATUS 寄存器的IRP 位结 合来获得,如图所示。



### STATUS 寄存器

- bit 7 IRP: 寄存器存储区选择位 (用于间接寻址)
- 1 = 存储区2 和3 (100h-1FFh) /0 = 存储区0 和1 (00h-FFh)
- bit 6-5 RP<1:0>: 寄存器存储区选择位 (用于直接寻址)
- $00 = \text{存储} \boxtimes 0, 01 = \text{存储} \boxtimes 1, 10 = \text{存储} \boxtimes 2, 11 = \text{存储} \boxtimes 3$
- bit 4 TO: 超时位 1 = 在上电后, CLRWDT或SLEEP指令 0 = WDT 超时
- bit 3 PD: 掉电位 1 = 上电复位后或CLRWDT指令 0 = SLEEP 指令
- bit 2 Z: 零位 1=算术或逻辑运算为零,0=算术或逻辑运算不为零
- bit 1 DC: 半进位/ 半借位
- 1 = 第4 个低位发生了进位 0 = 第4 个低位未发生进位
- bit 0 C: 进位/ 借位
- 1 = 结果的最高有效位发生了进位 0 = 结果的最高有效位未发生进位

|       |        | 0 R-1 | R-1 | R/W-x | R/W-x             | R/W-x            |
|-------|--------|-------|-----|-------|-------------------|------------------|
| IRP R | P1 RP0 | TO    | PD  | Z     | DC <sup>(1)</sup> | C <sup>(1)</sup> |
| bit 7 | •      |       |     |       |                   | bit (            |

### OPTION 寄存器

■ OPTION 寄存器是可读写的寄存器,包含要配置的各种控制位:

R/W-1

RBPU INTEDG

- TimerO/WDT 预分频器
- · 外部RBO/INT 中断
- Timer()
- PORTB上的弱上拉
- bit 7 RBPU: PORTB 上拉使能位
- 1 = PORTB 上拉禁止 0 = 上拉由WPUB 寄存器中的位使能
- bit 6 INTEDG: 中断边沿选择位
- 1 = RBO/INT 引脚上升沿触发 0 = RBO/INT 引脚下降沿触发
- bit 5 TOCS: Timer0 时钟源选择位
- 1 = RA4/TOCKI 引脚上信号 0 = 内部指令周期时钟(FOSC/4)
- bit 4 TOSE: Timer0 时钟源边沿选择位
- 1 = 在RA4/TOCKI 引脚下降沿递增 0 = 在RA4/TOCKI 引脚上升沿递增
- bit 3 PSA: 预分频比分配位
- 1 = 将预分频比分配给WDT 0 = 将预分频比分配给Timer0 模块
- bit 2-0 PS<2:0>: 预分频比选择位 (2-256)(1-128)

24

PS0

80C51 时钟电路、工作时序、工作方式 2020/6/8 80C51 时钟电路、工作时序、工作方式

#### 电源控制 (PCON) 寄存器

- 电源控制 (PCON) 寄存器包含区分以下复位的标志位
- 上电复位 (POR)
- 欠压复位(BOR)
- 看门狗定时器(WDT)复位
- 外部MCLR 复位

2020/6/8

- PCON 寄存器还控制BOR 的软件使能。
- bit 7-2 未实现: 读为 0
- bit 1 POR: 上电复位状态位
- 1 =未发生 0 =发生 (须在上电复位发生后用软件置1)
- bit 0 BOR: 欠压复位状态位
- 1 =未发生 0 =发生 (须在上电复位或欠压复位发生后用软件置1)

| U-0   | U-0 | U-0 | U-0 | U-0 | U-0 | R/W-q | R/W-q |
|-------|-----|-----|-----|-----|-----|-------|-------|
| _     | _   | _   | _   | _   | _   | POR   | BOR   |
| bit 7 |     |     |     |     |     |       | bit ( |
|       |     |     |     |     |     |       | 25    |

■ 程序计数器 (PC) 为13 位宽。它的低字节来自可读写的PCL寄存器。高字 节(PC<12:8>)来自PCLATH,不可直接读写。任何复位都将清零PC



### 堆栈

A 16 x 4

- 具有一个8级深x13位宽的硬件堆栈。
- 堆栈空间不是程序的一部分,也不是数据空间的一部分,堆栈不可读写。
- 当执行CALL指令或由于中断导致程序跳转时,PC值会被压入堆栈。当执行 RETURN、RETLW 或RETFIE 指令时, PC值从堆栈弹出。
- PCLATH 的值不受压栈或出栈操作的影响。
- 堆栈为循环缓冲器。这就是说在压栈8次后,第9个压栈操作会覆盖第1个 压栈操作存储的值。第10个压栈操作覆盖第2个压栈操作

26

2020/6/8

27

### 片上复位电路的简化框图



复位

2020/6/8

# jf + #

22

MAN UNIVERSITY 表 j t x if

PCL和PCLATH

- PIC16F/LF722A/723A 可以区分各种复位:
- a) 上电复位 (POR)
- b) 正常工作期间的WDT 复位
- c) 休眠期间的WDT 复位
- d) 正常工作期间的MCLR 复位
- e) 休眠期间的MCLR 复位
- f) 欠压复位 (BOR)

| 3-1: |     | 大态位 | 及其含 | ŢŸ.                   |
|------|-----|-----|-----|-----------------------|
| POR  | BOR | то  | PD  | 条件                    |
| 0    | ×   | 1   | 1   | 上电复位或 LDO 复位          |
| 0    | ×   | 0   | ×   | 非法,TO 在 POR 时置 1      |
| 0    | ×   | x   | 0   | 非法,PD 在 POR 时置 1      |
| 1    | 0   | 1   | 1   | 欠压复位                  |
| 1    | 1   | 0   | 1   | WDT 复位                |
| 1    | 1   | 0   | 0   | WDT 唤醒                |
| 1    | 1   | u   | u   | 正常工作期间的 MCLR 复位       |
| 1    | 1   | 1   | 0   | 休眠期间的 MCLR 复位或从休眠唤醒中断 |

复位

A SE A SE

- 一些寄存器在任何复位条件下都不受影响;其状态在POR 时未知,在任何 其他复位时不变。
- 多数其他寄存器在以下复位时会复位为"复位状态":
- 上电复位 (POR)
- MCLR 复位
- 休眠期间的MCLR 复位
- WDT 复位
- 欠压复位 (BOR)
- 多数寄存器不受WDT唤醒的影响,因为WDT唤醒被视为恢复正常工作。在不 同的复位条件下, 会将TO 和PD 位置1 或清零。这些位在软件中用来确定 复位的性质。

30



#### **MCLR**

# 上电复位 (POR)

A ji x は

**展选安方职的有应及供(2)** 表 3-2.

| 衣 5-2: 17 外向行航的交应亦自 |                       |               |             |
|---------------------|-----------------------|---------------|-------------|
| 条件                  | 程序<br>计数器             | STATUS<br>寄存器 | PCON<br>寄存器 |
| 上电复位                | 0000h                 | 0001 1xxx     | 0x          |
| 正常工作期间的 MCLR 复位     | 0000h                 | 000u uuuu     | uu          |
| 休眠期间的 MCLR 复位       | 0000h                 | 0001 Ouuu     | uu          |
| WDT 复位              | 0000h                 | 0000 luuu     | uu          |
| WDT 唤醒              | PC +1                 | uuu0 0uuu     | uu          |
| 欠压复位                | 0000h                 | 0001 1uuu     | u0          |
| 从休眠唤醒中断             | PC + 1 <sup>(1)</sup> | uuu1 0uuu     | uu          |
|                     |                       |               |             |

u=不变, x=未知, -=未实现位, 读为 0。

- 注 1: 如果器件被中断唤醒且全局中断允许位 (GIE)置 1,则执行 PC+1 后,返回地址被压入堆栈且 PC 装入 中断向量 (0004h)。
  - 2: 如果状态位未实现,则该位读为 0。

- PIC16F/LF722A/723A在MCLR复位电路中有一个噪声滤波器。滤波器能检测 并滤除小脉冲干扰信号。
- 施加到引脚的电压超出其规范将导致MCLR 复位以及ESD 事件期间电流超出 器件规范。建议不将MCLR 引脚直接与VDD 连接,使用图给出的RC 网络。
- 内部MCLR 选项通过清零配置字寄存器中的MCLRE 位来使能。当MCLRE = 0 时,将内部生成到芯片的复位信号。当MCLRE = 1 时, RE3/MCLR 引脚将 成为外部复位输入。在此模式下, RE3/MCLR 引脚具有到VDD 的弱上拉。选 择内部MCLR 选项不会影响在线串行编程。



- 片上POR 电路将芯片保持在复位状态,直到VDD 达到正常工作所需的电平 为止。如果使能BOR,则不应用最大上升时间规范。BOR 电路将器件保持在 复位状态,直到VDD 达到VBOR。
- 器件开始正常工作(退出复位状态)时,必须满足器件工作参数(即,电 压、频率以及温度等)才能确保其正常工作。如果这些条件未满足,则器 件必须保持在复位状态, 直到满足工作条件为止。

33

28

31

2020/6/8

2020/6/8

2020/6/8

#### 上电延时定时器(PWRT)

- 上电延时定时器仅在上电时(从上电复位或欠压复位)提供一个固定的64 ms(标称值)超时。
- 上电延时定时器根据WDT 振荡器工作。只要PWRT 有效,器件就保持在复位 状态。PWRT 延时允许VDD 上升到所能接受的电平。配置位PWRTE 可以禁止 (如果置1)或使能(如果清零或编程)上电延时定时器。使能欠压复位时 ,尽管不是必需的,还是应该使能上电延时定时器。
- 各个芯片的上电延时定时器延时都会有所不同,原因是:
- VDD 不同
- 温度不同
- 工艺不同

2020/6/8

# 看门狗定时器 (WDT)

- WDT 具有如下特性:
- 与Timer0 共用一个8 位预分频器
- 超时周期从17 ms 到2.2 s (标称值)
- 由配置位使能
- WDT 振荡器

WDT 以31 kHz 的内部振荡器作为其时基。

■ WDT 控制

WDTE 位位于配置字寄存器1中,置1时,WDT 将持续运行。 OPTION 寄存器的PSA 和PS<2:0> 位控制WDT周期。

### 看门狗定时器 (WDT)



34

2020/6/8

35

# 欠压复位 (BOR)

- 欠压复位通过编程配置寄存器中的BOREN<1:0> 位来使能。使用两个位来使 能BOR。当BOREN = 11 时,将始终使能BOR。当BOREN = 10 时,将使能BOR ,但在休眠期间禁止BOR。当BOREN = OX 时,将禁止BOR。
- 欠压跳变点可以通过配置寄存器中的BORV 位在两个跳变点之间进行选择。
- 在上电复位和欠压复位之间,可为执行保护覆盖实现整个电压范围。

上电时的超时序列 (延时的 MCLR): 情形 1

■ 如果VDD 低于VBOR 的时间大于参数TBOR,则欠压条件将复位器件。无论 VDD压摆率如何,都将发生此情况。如果VDD 低于VBOR的时间大于参数TBOR ,复位不一定会发生。如果上电延时定时器运行时VDD 下降到低于VBOR, 芯片将返回到欠压复位状态,并将重新初始化上电延时定时器。一旦VDD 上升到高于VBOR 时,上电延时定时器将执行64 ms 的复位。

# 欠压复位 (BOR)



### 超时序列

# jf \* #

- 上电时,超时序列如下:
- 首先,将在POR 结束后调用PWRT 超时,然后在PWRT 超时结束后激活OST。
- 总超时将根据振荡器配置和PWRTE 位状态而变化。
- 由于超时根据POR 脉冲发生,因此,如果MCLR 保持低电平足够长的时间, 超时将结束。然后, MCLR 电平拉高将立即开始执行代码。这对于测试或同 步多个并行工作的PIC16F/LF722A/723A器件来说非常有用。

39

37

A 注 A 提

# 超时序列

图 3-4:

2020/6/8

### 超时序列



#### 超时序列



40

- Tost-

2020/6/8

41

2020/6/8

42

2020/6/8

内部上电复位

PWRT 超时

OST 超时

内部复位



#### 中断

图 4-1:

IOC-RB0

中断逻辑

# 中断工作原理



- PIC16F/LF722A/723A 器列器件有12 个中断源,根据相应的中断允许位和 标志位进行划分:
- · Timer()溢出中断
- · INT引脚上的外部边沿检测中断
- · PORTB电平变化中断
- Timer1门控中断
- · A/D转换完成中断
- · AUSART 接收中断
- · AUSART 发送中断
- · SSP 事件中断
- CCP1 事件中断 • Timer2与PR2 匹配中断
- Timer1上溢中断
- CCP2 事件中断

2020/6/8

IOC-RB1 SSPIF-IOC-RB2 TXIE T IOC-RB3 RCIF-IOC-RB4 TOIE = TMR2IF-到 CPU 的中断请求 INTE - RBIF IOC-RB5 TMR1IF-PEIE -IOC-RB7 TMR1GIF CCP1IF-CCP2IF 一些外设根据系统时钟进行操作。由于 体眠期间系统时钟暂停,这些外设就不 会将器件从体眠中唤醒。请参见第 19.1 节"从体眠模式唤醒"。

- 任何器件复位都将禁止中断。可通过将以下位置1来允许中断:
- INTCON寄存器的GIE 位
- 特殊中断事件的中断允许位
- INTCON寄存器的PEIE 位 (如果中断事件的中断允许位包含在PIE1 和PIE2 寄存器中)
- INTCON、PIR1 和PIR2 寄存器通过中断标志位来记录各个中断。无论GIE、 PEIE 和各个中断允许位的状态如何,中断标志位都会在中断发生时置1。
- 当GIE 位置1 时,中断事件的发生会引发以下事件:
- 清除当前预取的指令
- · GIE位清零

A 16 x 4

- · 当前程序计数器 (PC) 的值被压入堆栈
- PC装载中断向量0004h
- ISR 通过查询中断标志位来判断中断源。在退出ISR 之前必须将中断标志 位清零,以避免重复的中断。由于GIE 位被清零,所以执行ISR 期间发生 的任何中断将会通过其中断标志进行记录, 但是不会使处理器重定向到中 断向量。
- RETFIE 指令通过将先前地址从堆栈中弹出并将GIE 位置1 来退出ISR。 45

43

2020/6/8

44

# 中断响应延时

■ 中断响应延时指从发生中断事件到开始执行中断向量处的代码所经过的时 间。同步中断的响应延时为3个指令周期。对于异步中断,响应延时为3 至4 个指令周期,具体取决于中断发生的时间。

### 休眠期间的中断

- 有些中断可用于将器件从休眠模式唤醒。要将器件从休眠模式唤醒,相应 外设必须能够在无系统时钟的条件下工作。进入休眠模式之前,必须将相 应中断源的中断允许位置1。
- 从休眠模式唤醒时,如果GIE 位也被置1,则处理器跳转到中断向量。否则 , 处理器将继续执行SLEEP 指令后的指令。在跳转到ISR 之后, 始终会执 行紧接着SLEEP指令的指令。

### 外部中断INT

- 外部中断INT 引脚用于产生异步、边沿触发的中断。
- OPTION 寄存器的INTEDG 位确定中断发生在哪个边沿。当INTEDG 位置1 时 ,上升沿将触发中断。当INTEDG 位清零时,下降沿将触发中断。当INT 引 脚上出现有效边沿时, INTCON 寄存器的INTF 位置1。如果GIE 和INTE 位 也置1,则处理器将程序执行重定向到中断向量。将INTCON 寄存器的INTE 位清零可禁止该中断。

46

2020/6/8

47

2020/6/8

48



1 = 至少一个PORTB 通用I/O 引脚的电平状态发生了改变(必须用软件清零)

### PIE2 寄存器包含中断允许位

今,则必须在ISR 开始时保存PCLATH 寄存器的值目在ISR结束时恢复以确

49

■ bit 7-1 未实现位: 读为0

保编程流程正确。

2020/6/8

- bit 0 CCP2IE: CCP2 中断允许位
- 1 = 允许CCP2 中断 0 = 禁止CCP2 中断

### PIR1 寄存器

2020/6/8

- bit 7 TMR1GIF: Timer1 门控中断标志位 1 = Timer1 门控无效 0 = Timer1 门控有效
- bit 6 ADIF: A/D 转换器中断标志位

■ bit 0 RBIF: PORTB 电平变化中断标志位

0 = 没有一个PORTB 通用I/O 引脚的电平状态发生变化

- 1 = A/D 转换完成(须软件清零)0 = A/D 还未完成或还未启动
- bit 5 RCIF: USART 接收中断标志位
  - 1 = USART 接收缓冲器已满 (通过读RCREG 清零) 0 = USART 接收缓冲器未满
- bit 4 TXIF: USART 发送中断标志位
  - 1 = USART 发送缓冲器为空(通过写RCREG 清零)0 = USART 发送缓冲器已满
- bit 3 SSPIF: 同步串行端口 (SSP) 中断标志位
  - 1 = 发送/接收已完成(必须用软件清零)0 = 等待发送/接收
- bit 2 CCP1IF: CCP1 中断标志位

捕捉模式: 1 = 发生了TMR1 寄存器捕捉(须软件清零)0 = 未发生 比较模式: 1 = 发生了TMR1 寄存器比较匹配(须软件清零)0 = 未发生

PWM 模式: 在此模式下未使用

- bit 1 TMR2IF: Timer2 与PR2 匹配中断标志位
  - 1 = Timer2与PR2 发生匹配(必须用软件清零)0 = Timer2与PR2 未发生匹配
- bit 0 TMR1IF: Timer1 上溢中断标志位 1 = 上溢 (须软件清零) 0 = 未上溢

#### PIR2 寄存器

- bit 7-1 未实现: 读为0
- bit 0 CCP2IF: CCP2 中断标志位

#### 捕捉模式:

1 = 发生了TMR1 寄存器捕捉(须软件清零)

■ bit 1 TMR2IE: TMR2 与PR2 匹配中断允许位

1 = 允许Timer1 上溢中断 0 = 禁止Timer1 上溢中断

■ bit 0 TMR1IE: Timer1 上溢中断允许位

1 = 允许Timer2 与PR2 匹配中断 0 = 禁止Timer2 与PR2 匹配中断

51

54

0 = 未发生TMR1 寄存器捕捉

#### 比较模式:

- 1 = 发生了TMR1 寄存器比较匹配(须软件清零)
- 0 = 未发生TMR1 寄存器比较匹配

PWM 模式: 在此模式下未使用

52

53

50

2020/6/8 2020/6/8 2020/6/8



- LDO(low dropout regulator, 是一种低压差线性稳压器)。传统的线性稳 压器(如78XX系列)要求输入电压要比输出电压至少高出2V~3V,否则就不能 正常工作。但是在一些情况下,如5V转3.3V,输入与输出之间的压差只有 1.7v, 显然这是不满足传统线性稳压器的工作条件的。
- PIC16F722A/723A 具有内部LDO 稳压器,而PIC16LF722A/723A没有。
- 将LDO稳压器集成在芯片上。LDO稳压器为内部数字逻辑提供3.2V 的工作电 压, 而为I/O 提供5.0V 工作电压(VDD)。
- LDO 稳压器需要外部旁路电容以确保其稳定性。三个引脚中的一个引脚( 记为VCAP),可配置为连接外部旁路电容引脚。建议采用0.1 至1.0 uF 之间的陶瓷电容。
- VCAP 引脚不为外部负载供电。如果需要此功能,则应使用外部稳压器。此 外,外部器件不应向VCAP 引脚供电。

# I/0 端口

A jé x dj

■ 有多达35 **个通用I/0 引脚**可供使用。通常情况下,当某个外设使能时,其 相关引脚可能不能用作通用I/0 引脚。

#### ■ 备用引脚功能

备用引脚功能控制(APFCON)寄存器用于将特定外设输入和输出功能配置 到不同的引脚上。对于此器件系列,以下功能可以配置到不同的引脚上:

• SS (从模式选择) • CCP2

bit 7-2 未实现: 读为0。

#### bit 1 SSSEL: SS 输入引脚选择位

- 0 = SS功能位于RA5/AN4/CPS7/SS/VCAP 引脚上
- 1 = SS功能位于RAO/ANO/SS/VCAP 引脚上

#### bit 0 CCP2SEL: CCP2 输入/输出引脚选择位

- 0 = CCP2功能位于RC1/T10SI/CCP2 引脚上
- 1 = CCP2功能位于RB3/CCP2 引脚上

# I/O 端口---PORT A

#### ■ PORTA 和TRISA 寄存器

■ PORTA 是8 位宽的双向端口。其对应的数据方向寄存器是TRISA。将TRISA 某位置1(=1)可以让相应PORTA 引脚作为输入引脚(即禁止输出驱动器 )。清零TRISA 某位(=0)可以让相应PORTA引脚作为输出引脚(即使能 输出驱动器并将输出锁存器的内容输出到所选择的引脚)。

读PORTA 寄存器读的是引脚的状态,而写该寄存器将会写入端口锁存 器。所有写操作都是读一修改一写操作。因此,写一个端口就意味着读该 端口的引脚电平,修改读到的值,然后再将改好的值写入端口数据锁存器

#### ■ ANSELA 寄存器

ANSELA 寄存器用于将I/O 引脚的输入模式配置为模拟输入模式。

ANSELA 位的状态不会影响数字输出功能。TRIS 清零且ANSEL 置1 的引脚 仍将作为数字输出引脚工作,但输入模式将变为模拟模式。当在受影响的 端口上执行读-修改-写指令时,得到的结果可能与预期不符。

55

56

大连 x 提

57

2020/6/8 2020/6/8



#### PORT A

#### RAO/ANO/SS/VCAP

- RA1/AN1
- RA2/AN2
- RA3/AN3/VREF
- RA4/CPS6/TOCKI
- RA5/AN4/CPS7/SS/VCAP
- RA6/OSC2/CLKOUT/VCAP
- RA7/OSC1/CLKIN





58











- PORTC 、TRISC同PORTA 、TRISA寄存器
- RCO/T10SO/T1CKI
- RC1/T10SI/CCP2
- RC2/CCP1
- RC3/SCK/SCL
- RC4/SDI/SDA
- RC5/SDO
- RC6/TX/CK
- RC7/RX/DT

2020/6/8

73

2020/6/8

RC0 的框图 振荡器电路 RC1/T1OSI 数据总线 T10SCEN-至 Timer1 CLK 输入 74

















图 6-19: RC6 的框图 USART TX -USART\_CK —──── - I/O 引脚 PORT CSRC 80



### I/O 端口---PORT E

#### ■ PORTE 和TRISE 寄存器

- PORTE 是1宽的输入端口。RE3 仅为输入引脚 且它的TRIS 位将始终读为1。
- ■读PORTE 寄存器读的是引脚的状态。

当MCLRE = 1, RE3 读0。



# 振荡器模块

- 该振荡器模块有很多种时钟源和选择功能,从而使其应用非常广泛,并可 最大限度地提高性能和降低功耗。
- 时钟源可以由外部振荡器、石英晶体谐振器、陶瓷谐振器以及阻容( Resostor-Capacitor, RC) 电路配置。此外,系统可以配置为使用内部校 准高频振荡器作为时钟源,并可以通过软件选择可选速度。
- 时钟源模式由配置字1 (CONFIG1) 中的FOSC 位配置。振荡器模块可配置 为以下八种时钟模式之一。
- 1. RC——外部阻容 (RC), 在OSC2/CLKOUT 上具有FOSC/4 输出。
- 2. RCIO—— 外部阻容 (RC), 在OSC2/CLKOUT上具有I/O。
- 3. INTOSC一 内部振荡器,在OSC2上具有FOSC/4输出,且在OSC1上具有I/O
- 4. INTOSCIO——内部振荡器,在OSC1 和OSC2 上都具有I/O。
- 5. EC——外部时钟, 在OSC2/CLKOUT上具有I/O。
- 6. HS—— 高增益晶振或陶瓷谐振器模式。
- 7. XT—— 中等增益晶振或陶瓷谐振器振荡模式。
- 8. LP—— 低功耗晶振模式。

84

82



# 振荡器模块

# 振荡器起振定时器 (OST)

#### ■ 频率选择位(IRCF)

■ 500 kHz INTOSC 和16 MHz INTOSC 的输出(在使能了锁相环的情况下)将 连接到后分频器和多路复用器。OSCCON 寄存器的内部振荡器频率选择位( Internal Oscillator Frequency Select, IRCF) 选择内部振荡器的输出 频率。根据PLLEN 位,可以通过软件选择以下两个频率集的四个频率的其 中之一:

如果PLLEN = 1, 频率选择如下所示:

• 16 MHz • 8 MHz (复位后的默认频率) • 4 MHz • 2 MHz

如果PLLEN = 0, 频率选择如下所示:

• 500 kHz • 250 kHz (复位后的默认频率) • 125 kHz • 62.5 kHz

■振荡器控制

振荡器控制(OSCCON)寄存器显示内部振荡器(INTOSC)系统时钟的状态 , 并允许进行频率选择。OSCCON 寄存器包含以下位:

- 频率选择位(IRCF)
- 状态锁定位(ICSL)
- 状态稳定位(ICSS)
- ■振荡器调节

INTOSC已经在出厂时校准,但可以通过写入OSCTUNE寄存器( 寄存器7-2) 用软件调节。OSCTUNE 寄存器的默认值为0。该值 是一个6 位的二进制补码。当修改OSCTUNE 寄存器时, INTOSC 频率将开始转换到新的频率。在频率转换期间继续代码执行。 不会有仟何迹象表明发生了频率转换。

■ 如果振荡器模块配置为LP、XT 或HS 模式,则振荡器起振定时 器(OST) 将对OSC1 引脚上的1024 次振荡进行计数, 然后该 器件才能从复位释放。发生上电复位(POR)后目上电延时定 时器(PWRT)延时已结束(如果配置了此延时)时或从休眠状 杰唤醒时发生该计数行为。在计数期间,程序计数器不会递增 , 程序执行暂停。OST 确保使用石英晶体谐振器或陶瓷谐振器 的振荡电路已起振并且为振荡器模块提供稳定的系统时钟。

85

2020/6/8

86

A IE A #

# jf + #

2020/6/8

87

2020/6/8

振荡器

A JE & A

A JÉ A JÉ

EC 模式

LP、XT 和HS 模式





图 7-3: 石英晶振工作原理(LP、 XT 或 HS 模式) PIC® MCU OSC1/CLKIN 71 C1 到内部逻辑 休眠 □ 石英晶振 OSC2/CLKOUT Rs<sup>(1)</sup> 注 1: 用低电平驱动的石英晶振可能需要一个串联电 阻 (Rs)。 2: RF的值随着所选振荡器模式的不同而有所不同。

90

89



### 器件配置

A 16 A 4

■ 器件配置包括配置字寄存器1 和配置字寄存器2、代码保护以 及器件ID。

(XT 或 HS 模式)



外部 RC 模式 PIC® MCU REXT ≤ OSC1/CLKIN CEXT Vss = Fosc/4 或 → OSC2/CLKOUT<sup>(1)</sup> I/O(2) 建议值:  $10 \text{ k}\Omega \le \text{Rext} \le 100 \text{ k}\Omega, <3V$  $3 \text{ k}\Omega \le \text{REXT} \le 100 \text{ k}\Omega$ , 3-5VCEXT > 20 pF, 2-5V 1: 备用引脚功能在第6.1节"备用引脚功能"中 2: 输出取决于 RC 或 RCIO 时钟模式。

2020/6/8

92 93 91 2020/6/8 2020/6/8

# CONFIG1: 配置字寄存器1

- bit 13 DEBUG: 在线调试器模式位
- 1 = 禁止在线调试, RB6/RB7是通用I/0 引脚 0 = 在线调试器, RB6/RB7用于调试器
- bit 12 PLLEN: INTOSC PLL 使能位0 = 500 kHz 1 = 16 MHz (32x)
- bit 11 未实现: 读为1
- bit 10 BORV: 欠压复位电压选择位
  - 0: 欠压复位电压VBOR = 2.5 V 1: 欠压复位电压VBOR = 1.9 V
- bit 9-8 BOREN<1:0>: 欠压复位选择位(1)
  - 0x = 禁止BOR 10 = BOR 在工作时使能, 在休眠时禁止 11 = 使能BOR
- bit 7 未实现: 读为1
- bit 6 CP: 代码保护位 1 = 禁止代码保护 0= 代码保护
- bit 5 MCLRE: RE3/MCLR 引脚功能选择位
- 1 = RE3/MCLR 为MCLR 0 = RE3/MCLR 为数字输入, MCLR 内部连接到VDD
- bit 4 PWRTE: 上电延时定时器使能位1 = 禁止PWRT 0 = 使能PWRT
- bit 3 WDTE: 看门狗定时器使能位 1 = 使能WDT 0 = 禁止WD
- bit 2-0 FOSC<2:0>: 振荡器选择位

94

### CONFIG2: 配置字寄存器2

- bit 13-6 未实现: 读为1
- bit 5-4 VCAPEN<1:0>: 稳压器电容使能位 对于PIC16LF722A/723A: 禁止所有VCAP 引脚功能。
- 对于PIC16F722A/723A:
- 00 = 在RAO 引脚上使能VCAP 功能
- 01 = 在RA5 引脚上使能VCAP 功能
- 10 = 在RA6 引脚上使能VCAP 功能
- 11 = 禁止所有VCAP 功能(不推荐)
- bit 3-0 未实现: 读为1

#### 模数转换器



95

2020/6/8

80C51 时钟电路、工作时序、工作方式







# 在线串行编程 (ICSP™)







|             |        |                  | 果果教     | 14 位操作码 |              |      | 受影响的 |           |         |
|-------------|--------|------------------|---------|---------|--------------|------|------|-----------|---------|
| 聊记符,        | 操作敷    | 说明               | 用用敷     |         | MSb LSb      |      | 状态位  | 往         |         |
|             |        | 面角字节的            | 文件寄存器操作 |         |              |      |      |           |         |
| DDWF        | f, d   | W和f相加            | 1       | 0.0     | 0111         | dfff | ffff | C. DC 和 Z | 1, 2    |
| NDWF        | f, d   | W和f作逻辑与运算        | 1       | 0.0     | 0101         | dfff | rrrr | Z         | 1, 2    |
| LRF         | f      | 将 f 清 零          | 1       | 0.0     | 0001         | 1555 | rrrr | Z         | 2       |
| LRW         | -      | 将W客存器清零          | 1       | 0.0     | 0001         | 0xxx | xxxx | Z         |         |
| OMF         | f, d   | CBV 62           | 1       | 0.0     | 1001         | dfff | ffff | Z         | 1, 2    |
| ECF         | f, d   | f 遊遊 1           | 1       | 0.0     | 0011         | dfff | ffff | z         | 1, 2    |
| ECFSZ       | f, d   | f递减1. 为 0 明跳过    | 1(2)    | 0.0     | 1011         | dfff | ffff |           | 1, 2, 3 |
| NCF         | f, d   | 1递搬1             | 1 1     | 0.0     | 1010         | dfff | rrrr | Z         | 1, 2    |
| VCFSZ       | f, d   | f递增1. 为 0 明跳过    | 1(2)    | 0.0     | 1111         | dfff | rrrr |           | 1, 2, 3 |
| ORWE        | f, d   | W和f作逻辑或运算        | 1       | 0.0     | 0100         | dfff | ffff | Z         | 1, 2    |
| <b>MOVF</b> | f, d   | 传送f              | - 1     | 0.0     | 1000         | dfff | ffff | Z         | 1, 2    |
| MOVWF.      | f      | 将W的内容送到f         | - 1     | 0.0     | 0000         | lfff | ffff |           |         |
| IOP         | -      | 空操作              | 1       | 0.0     | 0000         | 0000 | 0000 |           |         |
| 8LF         | f, d   | 对f执行带进位的循环左移     | 1       | 0.0     | 1101         | dfff | rrrr | C         | 1, 2    |
| RF          | f, d   | 对 f 执行带进位的循环右移   | 1       | 0.0     | 1100         | dfff | rrrr | C         | 1, 2    |
| UBWF        | f, d   | f被去W             | 1       | 0.0     | 0010         | dfff | rrrr | C、DC 和 Z  | 1, 2    |
| WAPF        | f, d   | 将「中的两个半字节进行交换    | - 1     | 0.0     | 1110         | dfff | ffff |           | 1, 2    |
| ORWF        | f, d   | W与f作逻辑异或运算       | 1       | 0.0     | 0110         | dfff | ffff | Z         | 1, 2    |
|             |        | 面向位的文            | 件寄存器操作  |         |              |      |      |           |         |
| CF          | f, b   | 将1中的某位清零         | 1       | 01      | 0 0bb        | bfff | rrrr |           | 1, 2    |
| SF          | f, b   | 将 (中的某位置 1       | 1       | 01      | 01bb         | bfff | ffff |           | 1, 2    |
| TFSC        | f, b   | 检测 f中的某位,为 0 则跳过 | 1 (2)   | 01      | 10bb         | bfff | ffff |           | 3       |
| TFSS        | f, b   | 检测 f中的某位,为 1 则跳过 | 1 (2)   | 01      | 11bb         | bfff | ffff |           | 3       |
|             |        |                  | 9控制操作   | _       |              |      |      |           |         |
| DDLW        | k      | 立即数和W 相加         | 1 1     | 11      | 111x         |      | kkkk | C、DC 和 Z  | l       |
| MDLW        | k      | 立即数与W作逻辑与运算      | 1       | 11      | 1001         |      | kkkk | Z         | I       |
| ALL         | k      | 调用子程序            | 2       | 10      | 0 kkk        | kkkk |      |           | I       |
| LRWDT       |        | 清零看门狗定时器         | 1       | 0.0     | 0000         | 0110 |      | TO 和 PD   | l       |
| ОТО         | k      | 跳转到地址            | 2       | 10      |              | kkkk |      |           | l       |
| ORLW        | k      | 立即数与W作逻辑或运算      | 1 1     | 11      | 1000         | kkkk |      | Z         | I       |
| NOVLW       | k      | 将立即数传送到 W        | 1       | 11      | 00жж         | kkkk |      |           | l       |
| ETFIE       |        | 从中断返回            | 2       | 0.0     | 0000         |      | 1001 |           | I       |
| ETLW        | k      | 返回并将立即数传送到 W     | 2       | 11      | 01xx         | kkkk |      |           | l       |
| ETURN       | -      | 从子程序返回           | 2       | 0.0     | 0000         | 0000 |      |           | l       |
|             |        | 进入特机模式           |         | 0.0     | 0000         |      | 0011 | TO 和 PD   | l       |
| UBLW        | k<br>k | 从立即数中减去 W 的内容    | 1.1     | 11      | 110×<br>1010 |      | kkkk | C、DC和Z    | l       |
| UKLW        | K      | 立即数与 W 慎逻辑异或运算   | 1 1     | 11      | 1010         | kkkk | KKKK | Z         | 1       |

103 104 RETURN - A FETTER AND THE SEEP - SHOWN BY SEEP - SHOWN BY SEEP - SHOWN BY SH